[태그:] CPLD

FPGA (Field Programmable Gate Array)

I. 논리 소자 간 배선 연결, FPGA 가. FPGA의 개념 논리소자 간 배선을 프로그래밍하여 다양한 로직 구성을 가능하게 하는 반도체 소자 나. FPGA의 특징 SRAM 방식 – 모든 로직 블록에 배선을 연결할 수 있어 다양한 구조의 회로 구성 가능 휘발성 배선 정보 – 배선 정보가 외부에 있는 플래시 메모리에 저장되어 있어 기동 시 SRAM에 다운로드  

CPLD (Complex Programmable Logic Device)

I. 복합 프로그래머블 논리 소자, CPLD 가. CPLD의 개념 내부에 논리 블록(PLD)과 이를 서로 연결해 주는 스위치 행렬이 내장된 반도체 소자 나. CPLD의 특징 중앙 스위치 방식 – 양쪽 블록 사이에 스위치가 위치한 형태로 양쪽 블록을 배선 연결하여 로직 구성 PAL 방식 구조 – 일부 AND, OR gate가 고정되어 데이터에 따라 배선이 되는 구조   II. CPLD

PLD (Programmable Logic Device)

I. 회로 구조 변경 가능, PLD 가. PLD(Programmable Logic Device)의 개념 ASIC과 달리 제조 후 사용자가 내부 논리회로의 구조를 변경할 수 있는 집적회로 나. PLD의 장점 Total Cost 절감 – 컨트롤블록 조립, 수리/개발 비용 절감 Time To Market – 생산 시간 획기적 단축, 시장대응 확보 Risk 감소 – 생산 완료 직전까지 수정 가능 부품 절감